浙江赛思电子科技有限公司

低抖动时钟发生器 AC1571

特性1 七路单端LVCMOS输出,输出阻抗为30欧姆;
特性2 1路单端LVCMOS(QD0)33.33MHz CPU时钟;
特性3 可选外部晶振或单端输入源;
特性4 三对LVPECL输出;
特性5 125MHz下的RMS相位抖动,使用25MHz晶体(12kHz–20MHz):0.27ps;
特性6 电源噪声抑制PSNR:-70dB;
特性7 晶体振荡器接口设计用于25MHz并联谐振晶体;
产品参数
特性1
七路单端LVCMOS输出,输出阻抗为30欧姆;
特性2
1路单端LVCMOS(QD0)33.33MHz CPU时钟;
特性3
可选外部晶振或单端输入源;
特性4
三对LVPECL输出;
特性5
125MHz下的RMS相位抖动,使用25MHz晶体(12kHz–20MHz):0.27ps;
特性6
电源噪声抑制PSNR:-70dB;
特性7
晶体振荡器接口设计用于25MHz并联谐振晶体;
我知道了
产品详情


    AC1571 是用于 5G 基站应用的基于 PLL 的时钟发生器,该芯片采用全数字锁相环技术,以实现高频低相噪性能,并具有低功耗和高 PSRR 能力。AC1571 使用 ADPLL 技术,可实现<0.3ps RMS 的相位抖动性能。

   AC1571 输出差分 100MHz,125MHz,156.25MHz 和单端 33.33MHz CPU 时钟,同时六个 LVCMOS 输出还用作 25MHz 晶振参考的驱动扇出。


联系我们
热线电话:
020-00000000
联系邮箱:
xxx@xxx.com
公司地址:
北京市
微信公众号